• Tentang UGM
  • Fakultas MIPA UGM
  • Kanal Pengetahuan
  • Pengabdian
  • IT Center
  • UGM Mail
  • e-Lisa
  • Simaster
Universitas Gadjah Mada Universitas Gadjah Mada
Menara Ilmu - Programmable Logic Controller (PLC)
  • Beranda
  • Materi
  • Tutorial
  • Artikel Ilmiah
  • Tentang
  • Beranda
  • Materi PLC
  • Konfigurasi PLC Omron CP1H

Konfigurasi PLC Omron CP1H

  • Materi PLC
  • 23 September 2019, 10.28
  • Oleh: alldino
  • 0

Blok Diagram CP1H

Blok diagram dari PLC Omron CP1H ditunjukkan pada bagan berikut.

Blok Diagram CP1H

Struktur Area Memori CP1H

Struktur area memori dari PLC Omron CP1H yaitu sebagai berikut.

Struktur Area Memori CP1H - 1
Struktur Area Memori CP1H - 2

Pengalamatan I/O pada CP1H

Perangkat I/O yang tersambung ke PLC dikendalikan dengan suatu alamat memori tertentu, atau dengan kata lain alamat I/O.

  • Alamat tersebut adalah unik untuk mengidentifikasi perangkat I/O (Input/Output).
  • Alamat terdiri dari alamat word (CH=channel) dan angka bit, serta ditampilkan dalam bentuk desimal.
  • Setiap perangkat digital yang tersambung ke Unit Input atau Unit Output diberikan bit tunggal.
  • Perangkat tersebut diberi alamat, tergantung pada jumlah terminal sebagai titik koneksi input dan output.
  • Alamat yang biasanya digunakan untuk perangkat I/O disebut area “CIO (Core IO/IO Inti)”.
Struktur Alamat Memori I/O

Digit alamat I/O tersebut berbeda tergantung pada model PLC yang digunakan.
Model seri CP1 dan seri CJ2 mengontrol perangkat dengan alamat enam digit.

Misalnya,
CIO 000000 artinya word (CH) 0000 bit 00.
CIO 010003 artinya word (CH) = 0100, bit = 03.

Digit “0” di digit yang lebih tinggi pada alamat dapat dihapus dan meletakkan titik di antara CH dan angka bit untuk mengidentifikasi alamat I/O secara jelas.

Misalnya,
CIO 0.00 mengindikasikan word (CH) 0000 bit 00.
CIO 100.03 mengindikasikan word (CH) = 0100, bit = 03.

Latihan Pengalamatan I/O CP1H

[ld_quiz quiz_id="857"]

Referensi:
Datasheet Omron CP1H

Leave A Comment Batalkan balasan

Alamat email Anda tidak akan dipublikasikan. Ruas yang wajib ditandai *

*

Universitas Gadjah Mada

LABORATORIUM ELEKTRONIKA DAN INSTRUMENTASI
DEPARTEMEN ILMU KOMPUTER DAN ELEKTRONIKA
FMIPA – UNIVERSITAS GADJAH MADA

Sekip Utara BLS 21 Yogyakarta, Indonesia 55281

© 2019 - Menara Ilmu - PLC - Universitas Gadjah Mada

KEBIJAKAN PRIVASI/PRIVACY POLICY

[EN] We use cookies to help our viewer get the best experience on our website. -- [ID] Kami menggunakan cookie untuk membantu pengunjung kami mendapatkan pengalaman terbaik di situs web kami.I Agree / Saya Setuju